Voici un nouveau topic d'oc
Cette fois-ci ça change un peu des proco, je me suis lancé dans l'oc des mes barrettes de geil ultra-x pc3200 (2-2-2-5 1T @ 200 2.7V par defaut)
Ma carte mere est une DFi nf4 ultra-D avec le bios 702-1, testé avec le bios 702-3 et 704bta qui fonctionnent aussi
Mes barrettes sont composées de puces TCCD (attention car certaines geil ultra-x peuvent aussi etre des new BH5)
Tout ce qui va suivre j'ai testé sous memtest test 5 et 8 en boucle stable
le meilleur compromis perf/frequence que j'ai pu avoir c'est 300MHz avec les reglages suivants à 2.84V:
Code :
- 1T
- CAS Latency Control (Tcl) - 2.5
- RAS# to CAS# delay (Trcd) - 04
- Min RAS# active time (Tras) - 05
- Row precharge time (Trp) - 03
- Row Cycle time (Trc) - 07
- Row refresh cyc time (Trfc) - 14
- Row to Row delay (Trrd) - 02
- Write recovery time (Twr) - 02
- Write to Read delay (Twtr) - 02
- Read to Write delay (Trwt) - 02
- Refresh Period (Tref) - 2560
- Write CAS Latency (Twcl) - 01
- DRAM Bank Interleave - Enabled
- DQS Skew Control - Auto
- DQS Skew Value - 0
- DRAM Drive Strength - Level 7
- DRAM Data Drive Strength - Level 2
- Max Async Latency - Auto
- DRAM Response Time - Normal
- Read Preamble Time - Auto
- IdleCycle Limit - Auto (16 clocks)
- Dynamic Counter - Enable
- R/W Queue Bypass - 16 x
- Bypass Max - 07 x
- 32 Byte Granularity - Disable(4 Bursts)
|
ça donne ça sous superpi à 3000MHz synchro:
Ca s'est pour l'utilisation normale
Memes reglages pour bencher mais avec les timings principaux en 2.5-3-3-5 1T et désyncro en 9/10 soit 286MHz:
C'est actuellement mon record superpi 1M
Ensuite j'ai voulu voir la frequence max à laquelle je pouvais bencher avec chaque barrette.
Pour le faire j'ai relacher les timings en les reglant ainsi:
Code :
- 1T
- CAS Latency Control (Tcl) - 3
- RAS# to CAS# delay (Trcd) - 04
- Min RAS# active time (Tras) - 08
- Row precharge time (Trp) - 04
- Row Cycle time (Trc) - 09
- Row refresh cyc time (Trfc) - 19
- Row to Row delay (Trrd) - 03
- Write recovery time (Twr) - 03
- Write to Read delay (Twtr) - 02
- Read to Write delay (Trwt) - 03
- Refresh Period (Tref) - 2560
- Write CAS Latency (Twcl) - 05
- DRAM Bank Interleave - Enabled
- DQS Skew Control - Auto
- DQS Skew Value - 0
- DRAM Drive Strength - Auto
- DRAM Data Drive Strength - Auto
- Max Async Latency - Auto
- DRAM Response Time - Fast
- Read Preamble Time - Auto
- IdleCycle Limit - Auto (16 clocks)
- Dynamic Counter - Disable
- R/W Queue Bypass - 16 x
- Bypass Max - 07 x
- 32 Byte Granularity - Disable(4 Bursts)
|
Voici ce que j'ai obtenu sur une barrette à 2.77V :
sur la 2e barrette toujours à 2.77V:
Au dela de 2.77 ou en dessous ca monte pas plus
maintenant en dual je suis obligé de passer à 2.9V pour que ça passe, et le max stable que j'en ai tiré est 320MHz:
j'ai prété mon apn donc pas de screen memtest pour l'instant
Voilou voilou j'espere que ça à pu vous aider un peu à regler vos TCCD.
A la prochaine (je recois bientot 2*256Mo de adata old BH5)
au fait, la barette qui bench à 330MHz est à vendre (100in)
Message édité par starostise le 09-01-2006 à 21:37:26
---------------
BDD des OC, A64/FX/X2/OPTY/SEMPRON
OverClocking-Masters - M